昨天我们报道了DDR6 内存性能再创新高的消息,看来 LPDDR6 也将紧随其后,至少从 JEDEC 演示的细节来看是这样。LPDDR6 将像 LPDDR5 一样以焊接方式提供,但也将以新的 LPCAMM2 模块形式提供。
根据 JEDEC 规格,LPCAMM2 模块上 LPDDR5 的总线速度峰值预计为 9.2 GT/s,但 LPDDR6 将把这一速度提高到 14.4 GT/s,即大约提高 50%。然而,目前零售市场上使用 LPDDR5X 的最快也是唯一的 LPCAMM2 模块的速度为 7.5 GT/s,这表明 LPDDR6 的推出速度最终将与峰值速度相去甚远。
LPDDR6 CAMM2 模块还将有其他一些有趣的变化,每个模块将从 128 位变为 192 位,每个通道将从 32 位变为 48 位。部分原因是 LPDDR6 将采用 24 位通道宽度,由两个 12 位子通道组成,这在昨天的新闻中已经提到。
LPDDR6将支持本机ECC(纠错码)或EDC(错误检测码),但目前还不完全清楚如何在系统层面上实现这一点。JEDEC 还在考虑为 CAMM2 和 LPCAMM2 内存模块开发无螺丝解决方案,但目前还没有明确的文档。
除此之外,我们还可能在台式机上看到通过 LPCAMM2 模块实现的 LPDDR6,尽管演示文稿中只提到了台式机上会出现 CAMM2,但我们已经看到微星正在研究这一点。